El Circuito Integrado Flip-Flop 74LS73
El Circuito Integrado 74LS73 es un flip-flop JK doble con entrada de reloj, tipo TTL, perteneciente a la familia LS (Low Power Schottky). Cada flip-flop incluido en este chip tiene entradas J, K, reloj (clock), y clear (borrado), lo que permite configuraciones versátiles para almacenamiento y conmutación de datos en sistemas digitales. Este tipo de flip-flop cambia su estado de salida en función del flanco de bajada del reloj y de los niveles en J y K, lo que lo hace útil en contadores, divisores de frecuencia y registros. Funciona con una tensión estándar de 5 V, presenta alta velocidad de operación y bajo consumo energético, y viene en un encapsulado DIP de 14 pines, ideal para protoboards y aplicaciones de desarrollo electrónico.
- Description
Description
Características:
- Familia: LS.
- Encapsulado: DIP.
- No. De Pines: 14.
- Tipo de Flip Flop: JK.
- Trigger: Edge Negativo.
- Salida: Diferencial / Complementaria.
- Retardo de propagación: 15ns.
- Frecuencia: 30 MHz.
- Voltaje de alimentación: 4.75 V a 5.25 V, tipica 5V.
- Corriente de salida: 8 mA.
- Temperatura de trabajo: 0 °C a 70°C.